Tensilica Day 2016
Cadence Design Systems und das Institut für Mikroelektronische Systeme haben gemeinsam am 09. Februar 2016 zum ersten Tensilica Day eingeladen. Thema des ganztägigen Workshops sind Tensilica Prozessoren mit anwendungsspezifischem Befehlssatz (engl.: ASIP, Application-Specific Instruction-Set Processor) im aktuellen Forschungsumfeld gewesen.
Vormittags hat Marcus Binning, Senior AE Manager bei Tensilica, in zwei expert-level Tutorials einen detaillierten Einblick zum Thema Tensilica Instruction Extension Language (TIE Language) gegeben. Im zweiten Teil der Veranstaltung informierten Vertreter aus Universitäten und der Industrie über aktuelle Trends zum Thema ASIPs.
Weiterhin bestand in der Mittagspause die Möglichkeit, ergänzend zu den Vorträgen diverse Exponate aus verschiedenen Anwendungsbereichen, die ASIP-Technologien verwenden, zu begutachten.
Session 1 - Tensilica Tutorials
Anton Klotz: Extending the Cadence Ecosystem in Academic World pdf
Marcus Binning: What can the TIE Language do for you? pdf
Marcus Binning: Xtensa + TIE Feature Update - up to Release FR.3 pdf
Session on ASIP-Case Studies I
Michael Gautschi: Tensilica at ETHZ: Accelerating Function Kernels for Elliptic Curve Operations and Mobile Communication Algorithms pdf
Nico Mentzer: Analyzing the Performance-Hardware Trade-off of ASIP-based Image Feature Extraction
Michael Hübner: Run Time Adaptive Processor Architectures pdf
Juan Fernando Eusse: A flexible ASIP architecture for connected components labeling: Implementation, Lessons Learned, and Integration into Novel Design Tools pdf
Session on ASIP-Case Studies II
Jens Benndorf: Heterogeneous Multi-Core Architecture for Image Sensor Processing featuring Tensilica Cores pdf
Guillermo Payá Vayá: rASP - Reconfigurable Application Specific Processors Challenges and Opportunities pdf
Sebastian Haas: An MPSoC for Energy-Efficient Query Processing pdf